Knjižnice, napisane v Verilogu

xfcp

Razširljiva krmilna platforma FPGA.
  • 44
  • MIT

zbasic

Goli, osnovni sistem ZipCPU, zasnovan za testiranje in hitro integracijo v nove sisteme.
  • 38

interpolation

Tehnike digitalne interpolacije, ki se uporabljajo za digitalno obdelavo signalov.
  • 37

Verilog_Calculator_Matrix_Multiplication

To je preprost projekt, ki prikazuje, kako pomnožiti dve matriki 3x3 v Verilogu..
  • 37
  • Mozilla Public License 2.0

NTHU-ICLAB

清華大學 | 積體電路設計實驗 (IC LAB) | 110上.
  • 34

MiSTery

Atari ST/STe jedro za FPGA.
  • 30

demo-projects

Demo projekti za različne plošče Kintex FPGA (avtor openXC7).
  • 30
  • BSD 3-clause "New" or "Revised"

Arcade-TMNT_MiSTer

Konami's Teenage Mutant Ninja Turtles za platformo MiSTer FPGA.
  • 29
  • GNU General Public License v3.0 only

MiSTerFPGA_YC_Encoder

Vse delo v zvezi z kodirnikom YC / NTSC & PAL za MiSTerFPGA.
  • 29
  • MIT

fftdemo

Predstavitev, ki prikazuje, kako je mogoče sestaviti več komponent za izdelavo simuliranega spektrograma.
  • 28

neorv32-verilog

♻️ Pretvorite procesor NEORV32 v modul navadnega seznama omrežij Verilog, ki ga je mogoče sintetizirati, z uporabo GHDL..
  • 28
  • BSD 3-clause "New" or "Revised"

a2o

Jedro A2O je bilo nadaljevanje A2I, napisano v Verilogu, in je podpiralo manjše število niti kot A2I, vendar višjo zmogljivost na nit, z uporabo izvajanja zunaj vrstnega reda (preimenovanje registra, rezervacijske postaje, medpomnilnik za dokončanje) in shranjevanje čakalna vrsta. Zdaj se posodablja zaradi skladnosti in integracije v odprte projekte. (pri OpenPOWERFoundation).
  • 27
  • GNU General Public License v3.0

FPGA_RealTime_and_Static_Sobel_Edge_Detection

Napredna izvedba Sobel Edge Detection na fotoaparatu OV7670 in na fotografijah.
  • 27
  • MIT

dbgbus

Zbirka vodil za odpravljanje napak, razvita in predstavljena na zipcpu.com.
  • 27

jt89

sn76489 združljivo jedro Verilog, s poudarkom na implementaciji FPGA in združljivosti Megadrive/Master System.
  • 26
  • GNU General Public License v3.0 only

gateware

Podmoduli IP, oblikovani za lažjo integracijo CI.
  • 24
  • GNU General Public License v3.0

boxlambda

Mikroračunalniški peskovnik na osnovi FPGA za eksperimentiranje s programsko opremo in RTL.
  • 24
  • MIT

psram-tang-nano-9k

Odprtokodni krmilnik PSRAM/HyperRAM za Sipeed Tang Nano 9K / Gowin GW1NR-LV9QN88PC6/15 FPGA.
  • 24
  • Apache License 2.0

CPLD-Guide

Vodnik po kompleksnih programirljivih logičnih napravah (CPLD).
  • 21

FPGA_OV7670_Camera_Interface

Pretakanje kamere OV7670 v realnem času prek VGA z ločljivostjo 640x480 pri 30 sličicah na sekundo.
  • 21
  • MIT

Rosebud

Ogrodje za FPGA pospešen razvoj Middlebox.
  • 20
  • MIT

color3

Informacije o plošči eeColor Color3 HDMI FPGA.
  • 19
  • MIT

RISC-V

Projektna implementacija jedra RV32I v Verilog HDL z razširitvijo Zicsr.
  • 19
  • MIT

ice40_power

Analiza moči naprav ICE40UP5K-SG48.
  • 18
  • MIT

arrowzip

Predstavitev plošče MAX1000 FPGA, ki temelji na ZipCPU.
  • 17

icozip

Predstavitvena vrata ZipCPU za icoboard.
  • 16

caravel_fulgor_opamp

Testni operacijski ojačevalnik splošnega namena z uporabo Skywater SKY130 PDK.
  • 15
  • Apache License 2.0

FusionConverter

Oblikovalske datoteke za pretvornik NeoGeo MVS v AES z odprto strojno opremo.
  • 15
  • GNU General Public License v3.0 only

dyract

Odprtokodni repozitorij DyRACT.
  • 14

cia-verilog

Implementacija 8250 Complex Interface Adapter (CIA) v Verilogu.
  • 14